首 页
大学试题
CMS专题
工学
经济学
专升本
法学
教育学
历史学
更多分类
搜索
题库考试答案搜索网 > 题目详情
当前位置:
首页
>
存储器的层次结构中,“Cache-主存”层次是为了弥补主存()的不足,“主存-辅存”层次是为了弥补主存()的不足。
>
题目详情
问题题干
答案解析
相关问题
热门问题
最新问题
问题详情
存储器的层次结构中,“Cache-主存”层次是为了弥补主存()的不足,“主存-辅存”层次是为了弥补主存()的不足。
时间:2022-01-06 00:50
关键词:
计算机体系结构
计算机科学技术
答案解析
速度;容量
相关问题
计算机系统的层次结构中,位于硬件之外的所有层次统称为()。
层次化存储体系涉及到主存、辅存、cache和寄存器,按存取时间由短至长的顺序是()。
Cache—主存层次是为了扩充存储空间。()
下面是关于微型计算机存储器系统的层次结构描述,正确的是______。
计算机系统中主存一辅存存储层次或Cache一主存存储层次常用的替换算法是()
最新问题
“Cache-主存”层次:弥补主存速度的不足。
试题(17)在Cache主存层次结构中,主存单元到Cache单元的地址转换由(17)完成。(17)
在多级存储体系中,“cache--主存”结构的作用是解决()的问题。
在多级存储体系中,“Cache-主存”结构的作用是解决(10)的问题。
●在多级存储体系中,"Cache-主存"结构的作用是解决 (15) 的问题。
●在多级存储体系中,"Cache-主存"结构的作用是解决 (15) 的问题。
在高速缓冲存储器(Cache)-主存层次结构中,地址映像以及和主存数据的交换由( )完成。
存储器的层次结构中,“Cache-主存”层次是为了弥补主存()的不足,“主存-辅存”层次是为了弥补主存()的不足。
在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。
在多级存储系统中,Cache处在CPU和主存之间,解决(64)问题。若Cache和主存的存取时间分别T1和T2,Cache的命中率为H,则计算机实际存取时间为(65)。当CPU向存储器执行读操作时,首先访问Cache,如命中,则从Cache中取出指令或数据,否则从主存中取出,送(66);当CPU向存储器执行写操作时,为了使Cache内容和主存的内容保持一致,若采用(67)法,同时写入Cache和主存。由于Cache容量比主存容量小,当Cache已写满时,但要主存信息写入Cache时,就要淘汰Cache中的已有信息。为了提高Cache的命中率,常采用一种(68)替换算法。
别人在看