首 页
更多分类
搜索
题库考试答案搜索网 > 题目详情
当前位置:
首页
>
有一个2048K×16位的存储器,由若干片256K×8位的DRAM芯片构成。问: (1)需要多少片DRAM芯片? (2)该存储器需要多少字节地址位? (3)画出该存储器与CPU连接的结构图,设CPU的接口信号有地址信号、数据信号、控制信号MREQ#和R/W#。
>
题目详情
问题题干
答案解析
相关问题
热门问题
最新问题
问题详情
有一个2048K×16位的存储器,由若干片256K×8位的DRAM芯片构成。问: (1)需要多少片DRAM芯片? (2)该存储器需要多少字节地址位? (3)画出该存储器与CPU连接的结构图,设CPU的接口信号有地址信号、数据信号、控制信号MREQ#和R/W#。
时间:2022-03-01 00:48
关键词:
大学试题
工学
答案解析
(1)需要DRAM芯片数=2048K×16位/(256K×8位)=16 <br> (2)该存储器容量为2048K×16位=4096KB,4096K=2 <sup>12</sup>,故需要12个字节地址位(22) <br> (3)存储器与CPU连接的结构图 <br> <img src="/s/tiw/2019-07/pengwanyi/2019072411041466694.jpg">
相关问题
将8K×4位的SRAM扩展成64K×8位的存储器,需要进行多少片 ( )
将8K×4位的EEPROM扩展成8K×8位的存储器,需要进行 ( )
将8K×8位的EEPROM扩展成64K×8位的存储器,需要进行 ( )
用 1K×4 位的 DRAM 设计 4K×8 位的存储器的系统需要的芯片数和地址线的根数是( )
用存储容量为16K*1位的存储器芯片来组成一个64K*8位的存储器,则在字方向和位方向分别扩展了()倍。
最新问题
假定用16k′8位的存储器芯片组成一个多体交叉的64k′8位的存储器,则地址为BFFFH所在芯片的最小全局地址为( )
14. 将8K×4位的EEPROM扩展成8K×8位的存储器,需要进行 ( )
将8K×4位的EEPROM扩展成8K×8位的存储器,需要进行 ( )
巳知DRAM2118芯片容量为16K×1位,,若组成64KB的系统存储器,则组成的芯片组数和每个芯片组的芯片数是()
一个16K×8位的存储器,其地址线和数据线的总和是( )。
使用256*1位的ROM芯片组成1024*8位的ROM存储器,需要256*1位的ROM 芯片()片。
使用4片16KB×8位的RAM芯片,用译码法扩展64KB×8位的外部数据存储器,共需使用 条地址线。
设系统为20位地址线,采用全译码方式。若用8K×8位RAM存储器芯片构成256K的存储系统,需要( )位地址线作为片外地址译码。
若地址总线为A15(高位)--A0(低位),用8K8位/片的存储器芯片组成32K16位的存储器,则译码产生片选信号的地址位是
用4K1位的RAM构成16K8位存储器,需要4片RAM。()
别人在看