首 页
大学试题
CMS专题
工学
经济学
专升本
法学
教育学
历史学
更多分类
搜索
题库考试答案搜索网 > 题目详情
当前位置:
首页
>
Cache用于存放主存数据的部分拷贝。主存与Cache之间的数据传送是以(4)为单位的。
>
题目详情
问题题干
答案解析
相关问题
热门问题
最新问题
问题详情
Cache用于存放主存数据的部分拷贝。主存与Cache之间的数据传送是以(4)为单位的。
A、比特
B、字节
C、字
D、数据块
时间:2022-01-06 00:50
关键词:
答案解析
D
解析:Cache是介于CPU和主存之间的高速小容量存储器,它能高速地向CPU提供指令和数据,加快程序的执行速度。Cache由存储体、地址映像和替换机构组成。其中,存储体用于存放信息,通常由半导体静态存储器构成,容量为几万字节至几十万字节。主存与Cache的存储空间划分为若干大小相同的页(或块)。换言之,主存与Cache之间的数据传送是以块(或页)为单位的,每块(或页)的大小通常为一个主存周期内能访问的字节数。
相关问题
Cache用于存放主存数据的部分拷贝,主存单元地址与Cache单元地址之间的转换用()完成。
Cache(高速缓冲存储器)用于存放主存数据的部分拷贝,主存单元地址与Cache单元地址之间的转换工作由()完成。
在Cache地址映射中,若主存任一块数据均可映射到Cache任一块中,则这称方式称为()。
若主存容量为4K字,cache采用直接映象方式,cache有32页,每页8个字,则主存第360页应映象到cache的
cache与主存统一编址,即主存空间的某一部分属于cache。()
最新问题
高速缓存器Cache介于CPU与主存之间,用于解决内存与外存的速度匹配问题,以提高存储速度。
设主存容量为1MB,采用直接映射方式的Cache容量为16KB,块长为4,每字32位。试问主存地址为ABCDEH的存储单元在Cache中的什么位置?
试题(17)在Cache主存层次结构中,主存单元到Cache单元的地址转换由(17)完成。(17)
在高速缓冲存储器(Cache)-主存层次结构中,地址映像以及和主存数据的交换由( )完成。
位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由()完成。
● 位于CPU与主存之间的高速缓冲存储器(Cache)用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。
●位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。
Cache(高速缓冲存储器)用于存放主存数据的部分拷贝,主存单元地址与Cache单元地址之间的转换工作由(5)完成。
在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。
在多级存储系统中,Cache处在CPU和主存之间,解决(64)问题。若Cache和主存的存取时间分别T1和T2,Cache的命中率为H,则计算机实际存取时间为(65)。当CPU向存储器执行读操作时,首先访问Cache,如命中,则从Cache中取出指令或数据,否则从主存中取出,送(66);当CPU向存储器执行写操作时,为了使Cache内容和主存的内容保持一致,若采用(67)法,同时写入Cache和主存。由于Cache容量比主存容量小,当Cache已写满时,但要主存信息写入Cache时,就要淘汰Cache中的已有信息。为了提高Cache的命中率,常采用一种(68)替换算法。
别人在看